2024年安徽开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx
《2024年安徽开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx》由会员分享,可在线阅读,更多相关《2024年安徽开放大学《数字电子技术基础》形成性考核参考试题库(含答案).docx(75页珍藏版)》请在课桌文档上搜索。
1、2024年安徽开放大学数字电子技术基础形成性考核参考试题库(含答案)一、单选题1 .L=AB+C的对偶式为:()。难度:容易Av+BCB、(A+B)CCxA+B+CD、ABC答案:B2 .二进制数IlOIl转换为十进制数为()。难度:容易A、32B、27C、64D、128答案:B3 .晶体管处于饱和状态时的特征有:发射结处于,集电结处于。难度:一般At反向偏置;正向偏置Bx正向偏置;正向偏置C、正向偏置;反向偏置Dx反向偏置;反向偏置4 .只能按地址读出信息,而不能写入信息的存储器为()。难度:困难AxRAMBvROMC、 PROMD、 EPROM答案:B5 .在何种输入情况下,“与非”运算的
2、结果是逻辑0。难度:容易A、全部输入是0B、任一输入是0C、仅一输入是0D、全部输入是1答案:D6 .晶闸管的结构是。难度:一般A、三层四端B、三层二端C、四层三端D、四层四端答案:C7 .当晶体管的集电极电流增量与基极电流增量之比几乎不变时,晶体管处于。难度:容易A、放大区B、饱和区C、截止区D、放大或饱和区答案:A8 .常用的一种3-8线译码器是()。难度:容易A、 74148B、 74138C、 7448D、 74151答案:B9 .晶体管有个PN结。难度:一般Av1Bv2C、3D、4答案:B10 .两个电阻相串联接入电路,各分得的电压与其阻值的关系是。难度:困难A、成正比B、成反比C、
3、在直流电路中成正比,在交流电路中成反比D、在直流电路中成反比,在交流电路中成正比11 .对拆下来的NPN三极管,用数字万用表任意测三极管的两个脚,当发现固定红笔接的一脚不动,用黑笔分别接另外两脚时,万用表均有约O.6V电压降显示。反过来对调表笔,黑笔固定的一脚不动,用红笔分别接另外两脚时,万用表显示无穷大(IXXX或0L);即可确定:固定的一脚确定是。难度:容易A、B极B、C极C、E极D、G极答案:A12 .32位输入的二进制编码器,其输出端有()位。难度:容易A、256B、128C、4D、5答案:D13 .当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有()。难度:容易Ax触发器B
4、、晶体管C、MOS管14 .施密特触发器常用于()。难度:容易A、脉冲整形与变换B、定时、延时C、计数D、寄存答案:C15 .晶体管工作在饱和区的条件是。难度:一般A、发射结正向偏置,集电结反向偏置B、发射结反向偏置,集电结正向偏置C、发射结正向偏置,集电结正向偏置D、发射结反向偏置,集电结反向偏置答案:C16 .半加器和的输出端与输入端的逻辑关系是()。难度:容易A、与非B、或非C、与或非D、异或答案:D17 .无论是PNP型还是NPN型三极管,若工作在放大状态时其条件是。难度:困难A、发射结正向偏置,集电结反向偏置B、发射结集电结都反向偏置C、发射结集电结都正向偏置D、视管子类型而定答案:
5、A18 .晶闸管(可控硅)关断的条件是。难度:一般Ax将控制极触发脉冲关断B、减少阳极电流使之小于维持电流C、在控制极加反向电压Dv在控制极加正向电压答案:B19 .串联电阻的作用;并联电阻的作用。难度:容易A、减小电阻/分流B、增加电阻/分压C、分压/分流D、分流/分压答案:C20 .测得某个NPN型晶体管E、B、C三个电极电位分别为0.4V、0.2丫和1.5丫可判断该管处于工作状态。难度:容易Av完全截止Bv完全导通Cv线性放大D、饱和导通答案:A21 .同步时序电路和异步时序电路比较,其差异在于后者()。难度:容易A、没有触发器B、没有统一的时钟脉冲控制C、没有稳定状态D、输出只与内部状
6、态有关答案:B22 .十二进制加法计数器需要()个触发器构成。难度:容易Av8B、16C、4D、3答案:C23 .下列描述不正确的是O。难度:容易A、时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。B、寄存器只能存储小量数据,存储器可存储大量数据。C、主从JK触发器主触发器具有一次翻转性D、上面描述至少有一个不正确答案:A24 .同步计数器和异步计数器比较,同步计数器的显著优点是O。难度:容易A、工作速度高B、触发器利用率高C、电路简单D、不受时钟CP控制。答案:A25 .触发器有两个稳态,存储8位二进制信息要()个触发器。难度:容易A、2B、8C、16Dv32答案:B26 .
7、下列门电路属于双极型的是O。难度:容易a、ocnB、 PMOSC、 NMOSDvCMOS答案:A27 .下列描述不正确的是0。难度:容易A、触发器具有两种状态,当Qn时触发器处于1态Bv时序电路必然存在状态循环C、异步时序电路的响应速度要比同步时序电路的响应速度慢D、边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象答案:A28 .N型半导体中的多数载流子是。难度:容易A、自由电子B、空穴C、束缚电子D、晶格上的离子答案:A29 .要构成容量为4KX8的RAM,需要()片容量为256X4的RAMo难度:一般A、2B、4Cv8Dv32答案:D30 .组合型PLA是由()构成
8、。难度:困难A、与门阵列和或门阵列B、一个计数器C、一个或阵列D、一个寄存器答案:A31 .下列触发器中上升沿触发的是()。难度:容易A、主从RS触发器B、JK触发器c、T触发器D、触发器32 .TTL反相器输入为低电平时其静态输入电流为()。难度:容易Ax-3mAB、 +5mAC、 -ImADv-7mA答案:C33 .多谐振荡器可产生()。难度:容易A、正弦波B、矩形脉冲C、三角波D、锯齿波答案:B34 .能够实现线与功能的是:()。难度:容易AxTTL与非门B、集电极开路门C、三态逻辑门D、CMOS逻辑门答案:B35 .指出下列电路中能够把串行数据变成并行数据的电路应该是()。难度:困难A
9、、JK触发器B、3/8线译码器C、移位寄存器D、十进制计数器答案:C36 .寻址容量为16KX8的RAM需要()根地址线。难度:一般A、4Bx8C、14Dv16答案:C37 .三输入、八输出译码器,对任一组输入值其有效输出个数为()。难度:容易A、3个B、8个Cx1个Dv11个答案:C38 .用异步I/O输出结构的PAL设计逻辑电路,它们相当于O。难度:困难A、组合逻辑电路B、时序逻辑电路C、存储器D、数模转换器答案:A39 .CT74LS290计数器的计数工作方式有()种。难度:容易Av1B、2C、3D、4答案:C40 .时序逻辑电路一般可以分两类,即()。难度:容易Av组合逻辑电路和时序逻
10、辑电路B、门电路和触发器C、同步型和异步型D、模拟电路和数字电路答案:C41 .利用三极管的截止状态和什么状态实现开关电路的断开和接通()。难度:容易A、放大状态B、击穿状态C、饱和状态D、导通状态答案:C42 .时序逻辑电路中一定是含0。难度:容易Ax触发器B、组合逻辑电路C、移位寄存器D、译码器43 .三极管工作在截止状态时其条件是。难度:困难A、发射结正向偏置,集电结反向偏置B、发射结电压小于其死区电压C、发射结集电结都正向偏置D、集电结电压大于其死区电压答案:B44 .测得某PNP型晶体管E极电位为O.4V,B极电位为1.2V,C极电位为1.5V,可判断出其工作状态为。难度:容易A、截
11、止B、饱和导通Cv线性放大D、非线性放大答案:A45 .74LS160十进制计数器它含有的触发器的个数是()。难度:容易Av1B、2C、4D、6答案:C46 .一个数据选择器的地址输入端有3个时,最多可以有。个数据信号输出。难度:一般A、4Bv6Cv8Dv16答案:C47 .以下各电路中,()可以产生脉冲定时。难度:一般A、多谐振荡器B、单稳态触发器C、施密特触发器D、石英晶体多谐振荡器答案:B48 .当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于()。难度:容易A、组合逻辑电路B、时序逻辑电路C、存储器D、数模转换器答案:A49 .N个触发器可以构成能寄存()位二进制数码的寄存器。
12、难度:容易A、N-1BvNC、N+1D、2N50 .把一个五进制计数器与一个四进制计数器串联可得到()进制计数器。难度:容易A、4B、5Cx9Dv20答案:A51 .下列说法是正确的是0。难度:容易A、异步计数器的计数脉冲只加到部分触发器上B、异步计数器的计数脉冲同时加到所有触发器上C、异步计数器不需要计数脉冲的控制D、同步触发器没有空翻现象答案:A52 .晶体管中的“B”参数是。难度:一般Av电压放大系数B、集电极最大功耗C、电流放大系数D、功率放大系数答案:C53 .时序逻辑电路设计的任务是()。难度:容易A、给定功能,通过一定的步骤设计出时序电路B、研究电路的可靠性C、研究电路如何提高速
13、度D、给定电路,通过一定的步骤说明电路的功能答案:A54 .下列描述不正确的是()。难度:一般A、时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。B、寄存器只能存储小量数据,存储器可存储大量数据。C、主从JK触发器主触发器具有一次翻转性D、上面描述至少有一个不正确答案:A55 .TTL与非门的多余脚悬空等效于O。难度:容易Av1B、OC、VccD、Vee答案:A56 .当晶体管基极电流增加时,集电极的电流基本不变,则晶体管处于。难度:容易Av放大区B、饱和区C、截止区D、放大区或饱和区答案:B57 .下列说法正确的是()。难度:容易A、2个OC结构与非门线与得到与或非门。Bx与
14、门不能做成集电集开路输出结构C、或门不能做成集电集开路输出结构D、或非门不能做成集电集开路输出结构答案:A58 .T触发器中,当Tn时,触发器实现0功能。难度:容易A、置1B、置OC、计数D、保持答案:C59 .一位8421BCD码计数器至少需要()个触发器。难度:容易Av3B、4Cx5D、10答案:B60 .晶闸管(可控硅)的结构是。难度:一般A、三层四端Bv三层二端C、四层三端D、四层四端答案:C61 .下列描述不正确的是()。难度:一般A、触发器具有两种状态,当Qn时触发器处于1态Bv时序电路必然存在状态循环C、异步时序电路的响应速度要比同步时序电路的响应速度慢D、边沿触发器具有前沿触发
15、和后沿触发两种方式,能有效克服同步触发器的空翻现象答案:A62 .8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中。难度:容易Av1B、2C、4D、8答案:D63 .二极管能保持正向电流几乎为零的最大正向电压称为。难度:容易A、死区电压B、击穿电压C、截止电压D、峰值电压答案:A64 .下列PN结两端的电位值,使PN结导通的是。难度:困难A、P端接+5V,N端通过一电阻接+7VBvN端接+2V,P端通过一电阻接+7VCvP端接-3V,N端通过一电阻接+7VD、P端接+1V,N端通过一电阻接+6V答案:B65 .晶闸管有A、K、G三个引出脚。只有当单向晶闸管之间加有正向电压,同
16、时之间加上所需的正向触发电压时,方可被触发导通。难度:困难A、与G;A与KBvG与K;A与KGA与K;G与KDvG与A;G与K答案:C66 .下列说法正确的是()。难度:容易A、利用三态门电路只可单向传输B、三态门输出端有可能出现三种状态(高阻态、高电平、低电平)C、三态门是普通电路的基础上附加控制电路而构成。D、利用三态门电路可实现双向传输答案:B67 .下列描述不正确的是()。难度:一般AvEEPROM具有数据长期保存的功能且比EPROM使用方便B、集成二一十进制计数器和集成二进制计数器均可方便扩展C、将移位寄存器首尾相连可构成环形计数器D、上面描述至少有一个不正确答案:B68 .相同计数
17、模的异步计数器和同步计数器相比,一般情况下()。难度:一般A、驱动方程简单B、使用触发器的个数少C、工作速度快D、以上说法都不对答案:A69 .对于半导体材料,若,导电能力减弱。难度:容易A、环境温度降低Bv掺杂金属元素C、增大环境光照强度Dv掺杂非金属元素答案:A70 .下列描述不正确的是()。难度:容易A、EEPROM具有数据长期保存的功能且比EPROM在数据改写上更方便B、555定时器不能接成多谐振荡器C、DAC的含义是数一模转换、ADC的含义是模数转换D、上面描述至少有一个不正确答案:B71 .下列描述不正确的是0。难度:容易A、D触发器具有两个有效状态,当QR时触发器处于0态B、移位
18、寄存器除具有数据寄存功能外还可构成计数器C、主从JK触发器的主触发器具有一次翻转性D、边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象答案:A72 .设计一个把十进制转换成二进制的编码器,则输入端数M和输出端数N分别为Oo难度:容易AvM=N=IOB、M三10,N=2CxM=10,NMD、M=10,N=3答案:C73 .以下哪一条不是消除竞争冒险的措施()。难度:一般A、接入滤波电路B、利用触发器C、加入选通脉冲D、修改逻辑设计答案:B74 .下列触发器中,没有约束条件的是0。难度:容易A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器答案:D75
19、.五个D触发器构成环形计数器,其计数长度为()。难度:容易A、5Bv10C、25Dv32答案:A76 .下列电路中不属于时序电路的是()。难度:容易A、同步计数器B、异步计数器C、组合逻辑电路D、数据寄存器答案:C77 .一位8421BCD码译码器的数据输入线与译码输出线的组合是()。难度:一般Ax4:6Bv1:10Cx4:10D、2:4答案:C78 .P型半导体中的多数载流子是。难度:容易A、自由电子B、空穴C、束缚电子D、晶格上的离子答案:B79 .根据基尔霍夫电流定律,若电路中有多根导线连接在同一个节点上,则流进节点的总电流一定流出节点的总电流。难度:容易A、等于B、小于C、大于D、不大
20、于答案:A80 .下列说法不正确的是O。难度:容易A、集电极开路的门称为OC门B、三态门输出端有可能出现三种状态(高阻态、高电平、低电平)C、OC门输出端直接连接可以实现正逻辑的线或运算D、利用三态门电路可实现双向传输答案:C81 .晶体管工作在截止状态时其条件是。难度:一般A、发射结正向偏置,集电结反向偏置B、发射结电压小于其死区电压或反向偏置C、发射结集电结都正向偏置D、集电结电压大于其死区电压答案:B82 .用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:()。难度:困难A、消去1个表现形式不同的变量,保留相同变量B、消去2个表现形式不同的变量,保留相同变量C、消去3个表现形式不同
21、的变量,保留相同变量D、消去4个表现形式不同的变量,保留相同变量答案:B83 .设计一个同步10进制计数器,需要()触发器。难度:容易Av3B、4Cx5D、10答案:B84 .8421BCD码IlOOll.001表示十进制为0。难度:容易Av33.2Bx51.0125C、63.2Dx51.2答案:A85 .晶体管作为开关使用时,主要工作于。难度:一般A、截止区,放大区B、截止区,饱和区C、放大区,饱和区Dv饱和区答案:B86 .一个8选1多路选择器,输入地址有(),16选1多路选择器输入地址有()。难度:容易A、2位B、3位Cx4位Dv8位答案:D87 .根据基尔霍夫第一定律(电流定律),若某
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电子技术基础 2024 安徽 开放 大学 数字 电子技术 基础 形成 考核 参考 试题库 答案

链接地址:https://www.desk33.com/p-1210442.html