基于某matlab地多路时分复用仿真.doc
《基于某matlab地多路时分复用仿真.doc》由会员分享,可在线阅读,更多相关《基于某matlab地多路时分复用仿真.doc(15页珍藏版)》请在课桌文档上搜索。
1、引言在实际的通信系统中,为了扩大通信链路的容量,提高通信系统的利用率,需要在一条链路上传输多路独立的信号,即实现多路通信。时分复用就是一种常用的多路通信方式。它采用同一物理连接的不同时段来传输不同的信号以达到多路传输的目的。多路时分复用以时间作为信号分割的参量,故必须使各路信号在时间轴上互不重叠。时分多路复用适用于数字信号的传输。由于信道的位传输率超过每一路信号的数据传输率,因此可将信道按时间分成假如干片段轮换地给多个信号使用。每一时间片由复用的一个信号单独占用,在规定的时间内,多个数字信号都可按要求传输到达,从而也实现了一条物理信道上传输多个数字信号。本实验系统的预期功能是通过设计的仿真系统
2、运行能够得出各路的信号波形、复用后的信号波形以与解复用的各点波形。主要原理图示如下:图1-1 复接、解复接流程图图1-2 按字复接示意图帧同步码8位8位8位8位8位8位8位01110010数据1数据2数据3数据4数据5数据6数据7图1-3 时分复用输出信号帧结构图1-4 特征信号复接波形示意图1、 系统框图与分析本次仿真实现不同速率信号的时分多路复用系统。共八路输入信号,其中第一路信号为帧同步码信号,其余各路为用户信息信号。设标准频率均为1/8000,即每比特125s标准位,8个比特作为一个周期序列,即1个标准帧帧长为1ms。时分多路系统仿真模型图框架如如下图所示: 图2-1 时分多路复用系统
3、仿真模型图系统主要分为五大模块:1特征信号产生模块subsystem2并串转换模块repositor3信号提取模块filter4特征信号别离模块demultiplexer5信号复原模块transmission其中12模块又可看成复用局部,345可看成解复用局部。2、 各局部结构原理与分析1、 特征信号产生模块特征信号产生器框图如下所示。 图3-1 时分多路系统仿真模型图内部构成:一级定时时钟频率1/8000,延时模块,特征信号产生器上图中的Subsystem5等。各路输入信号序列依次为0 1 1 1 0 0 1 00 1 0 1 0 1 1 11 1 0 1 1 0 0 0 0 1 0 1 1
4、 0 1 01 0 0 1 1 1 0 10 0 1 1 0 1 1 10 0 1 1 0 1 0 1 0 1 1 1 0 1 1 0。其中,第一路为帧同步码,采用巴克码。第三路频率为1/4000,第四路频率为1/2000,第五路频率为1/4000,其余各路为标准频率1/8000。图3-2 各路输入信号波形每路输入信号的每个延时单元频率与该路信号原频率一样。使第18路输入信号分别延时18个单元,利于时钟抽样。定时时钟的每个延时单元频率均为1/(2*8000),可使时钟延迟一个上升沿进展采样。之所以是1/(2*8000)而不是1/8000,是由于占空比50%的原因级联延时单元,使每路信号的Sub
5、system5-8的时钟起始时间产生相应延时,便于经过Subsystem5-12处理后的各路信号合拼到同一信号。即使各路输入信号经过Subsystem5-12压缩字长信息到一位,再依次延时一至八位,以便并串转换器依次抽取各路压缩特征信号,合并到复用帧的第一至八位延时信号波形上表现为原波形右移相应延时时间。第一至八路定时时钟分别延迟了18个标准位。Scope示波器输出延时后的各输入信号和经由Subsystem5、6、7、8处理后的各中间信号。延时后的各输入信号波形上表现为右移14个比特。(1) Subsystem5-12功能分析内部构成如如下图。其中二级时钟频率1/8000*8,作为Multip
6、ort Switch的抽样频率,共8路分解信号合成一个特征信号,因复用帧帧长为原信号的字长,故二级时钟频率设置为1/8000*8。Subsystem以8比特为周期一个字周期,也是一帧周期,每一比特作为单位,依次将该路信号分解成8路,其中,原信号每个上升沿时刻分解出的信号在该时刻起置1。分解出的8路信号送往Multiport Switch进展抽样。Multiport Switch经过抽样合并形成一路信号输出。这样便形成了特征信号,使复用帧中相应的第N位包含第N路原信号的字信息。此Subsystem5-8模块用于实现“按字复接,使每比特长度由标准位125s变成新的位长。图34 Subsystem5
7、-8的内部构成其中,Counter参数如如下图所示。Counter1-7 的参数 Max count = 7,代表一个周期抽样阶级从0抽到7级,Initial count = 1,代表起始抽样阶级为1,Hit values 依次为 0-7,目的是使时钟信号的第1-8个上升沿分别依次对输入信号的8个比特进展抽样。Hit values = 2,代表当且仅当该周期抽样阶级信号为第2级时如第一个上升沿到达至第二个上升沿到达的期间输出1。其中Subsystem内部结构如下。图3-5 Subsystem内部结构 图3-6 Subsystem中的Counter参数设置Counter2 这一路的时钟、Hit信
8、号Hit values = 2、输出信号的比照如下。由于 Initial count = 1,故 Hit values = 2 对应第2阶级,如图输出1如下图第二路。图3-7 Counter2这一路的时钟、Hit信号Hit values = 2、输出信号的比照Subsystem5中的Scope1输出波形如下即经由Subsystem处理后的信号波形如上所述,Subsystem的时钟为一级时钟经过延迟单元后的时钟,Subsystem将该路信号分解出8路信号,每个上升沿时刻置1,送往Multiport Switch进展抽样,合并形成一路信号输出。图3-8 Subsystem5的内部信号分析比照图上图
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 matlab 时分 仿真

链接地址:https://www.desk33.com/p-16144.html