第7章Verilog设计的优化课件.ppt
《第7章Verilog设计的优化课件.ppt》由会员分享,可在线阅读,更多相关《第7章Verilog设计的优化课件.ppt(36页珍藏版)》请在课桌文档上搜索。
1、第7章 Verilog设计的优化,第7章Verilog设计的优化,1,第7章 Verilog设计的优化,主要内容,7.1 设计的可综合性7.2 流水线设计(Pipeline Design)技术7.3 资源共享(Resource Sharing)7.4 过程7.5 阻塞赋值与非阻塞赋值7.6 FPGA设计中毛刺的消除,第7章Verilog设计的优化,2,7.1 设计的可综合性,用FPGA/CPLD器件实现的设计中,综合就是将Verilog或VHDL语言描述的行为级或功能级电路模型转化为RTL级功能块或门级电路网表的过程.,综合过程,第7章Verilog设计的优化,3,可综合的设计中应注意,不使用
2、初始化语句;不使用带有延时的描述;不使用循环次数不确定的循环语句,如forever,while等。应尽量采用同步方式设计电路。除非是关键路径的设计,一般不采用调用门级元件来描述设计的方法,建议采用行为语句来完成设计。用always过程块描述组合逻辑,应在敏感信号列表中列出块中出现的所有输入信号。,第7章Verilog设计的优化,4,可综合的设计中应注意,所有的内部寄存器都应该能够被复位,在使用FPGA实现设计时,应尽量使用器件的全局复位端作为系统总的复位,用器件的全局时钟端作为系统外部时钟输入端。在Verilog模块中,任务(task)通常被综合成组合逻辑的形式;每个函数(function)在
3、调用时通常也被综合为一个独立的组合电路模块。,第7章Verilog设计的优化,5,7.2 流水线设计技术,流水线设计是经常用于提高所设计系统运行速度的一种有效的方法。为了保障数据的快速传输,必须使系统运行在尽可能高的频率上,但如果某些复杂逻辑功能的完成需要较长的延时,就会使系统难以运行在高的频率上,在这种情况下,可使用流水线技术,即在长延时的逻辑功能块中插入触发器,使复杂的逻辑操作分步完成,减小每个部分的延时,从而使系统的运行频率得以提高。流水线设计的代价是增加了寄存器逻辑,增加了芯片资源的耗用。,第7章Verilog设计的优化,6,流水线操作的概念,如某个复杂逻辑功能的实现需较长的延时,可将
4、其分解为几个(如3个)步骤来实现,每一步的延时变小,在各步间加入寄存器,以暂存中间结果,这样可大大提高整个系统的最高工作频率。,流水线操作的概念示意图,第7章Verilog设计的优化,7,非流水线方式8位全加器,module adder8(cout,sum,ina,inb,cin,clk);input7:0 ina,inb;input cin,clk;output7:0 sum;output cout;reg7:0 tempa,tempb,sum;reg cout,tempc;always(posedge clk)begin tempa=ina;tempb=inb;tempc=cin;end/
5、输入数据锁存always(posedge clk)begin cout,sum=tempa+tempb+tempc;endendmodule,第7章Verilog设计的优化,8,两级流水实现的8位加法器,module adder_pipe2(cout,sum,ina,inb,cin,clk);input7:0 ina,inb;input cin,clk;output reg7:0 sum;output reg cout;reg3:0 tempa,tempb,firsts;reg firstc;always(posedge clk)begin firstc,firsts=ina3:0+inb3:
6、0+cin;tempa=ina7:4;tempb=inb7:4;endalways(posedge clk)begin cout,sum7:4=tempa+tempb+firstc;sum3:0=firsts;endendmodule,将8位数每四位分2次相加,形成两级流水线运算过程。,第7章Verilog设计的优化,9,四级流水线实现的8位加法器,module pipeline(cout,sum,ina,inb,cin,clk);output7:0 sum;output cout;input7:0 ina,inb;input cin,clk;reg7:0 tempa,tempb,sum;re
7、g tempci,firstco,secondco,thirdco,cout;reg1:0 firsts,thirda,thirdb;reg3:0 seconda,secondb,seconds;reg5:0 firsta,firstb,thirds;always(posedge clk)begin tempa=ina;tempb=inb;tempci=cin;end/输入数据缓存always(posedge clk)begin firstco,firsts=tempa1:0+tempb1:0+tempci;/第一级加(低2位)firsta=tempa7:2;firstb=tempb7:2;/
8、未参加计算的数据缓存endalways(posedge clk)begin secondco,seconds=firsta1:0+firstb1:0+firstco,firsts;seconda=firsta5:2;secondb=firstb5:2;/数据缓存endalways(posedge clk)begin thirdco,thirds=seconda1:0+secondb1:0+secondco,seconds;thirda=seconda3:2;thirdb=secondb3:2;/数据缓存endalways(posedge clk)begin cout,sum=thirda1:0
9、+thirdb1:0+thirdco,thirds;/第四级加(高两位相加)end endmodule,将8位数每两位分4次相加,形成四级流水线运算过程。,第7章Verilog设计的优化,10,设计综合到不同器件的最高工作频率,第7章Verilog设计的优化,11,2个加法器和1个选择器的实现方式,module resource1(sum,a,b,c,d,sel);parameter SIZE=4;input sel;inputSIZE-1:0 a,b,c,d;output regSIZE:0 sum;always(*)/使用通配符begin if(sel)sum=a+b;else sum=c
10、+d;end endmodule,7.3 资源共享(Resource Sharing),资源共享可用来减少系统所耗用的器件资源,尤其是将一些耗用资源较多的模块进行共享,能有效降低整个系统耗用的资源。,第7章Verilog设计的优化,12,2个选择器和1个加法器的实现方式,module resource2(sum,a,b,c,d,sel);parameter SIZE=4;input sel;inputSIZE-1:0 a,b,c,d;output regSIZE:0 sum;regSIZE-1:0 atemp,btemp;always(*)/使用通配符begin if(sel)begin at
11、emp=a;btemp=b;endelse begin atemp=c;btemp=d;endsum=atemp+btemp;endendmodule,资源共享(Resource Sharing),第7章Verilog设计的优化,13,器件资源的消耗对比,资源共享(Resource Sharing),第7章Verilog设计的优化,14,方式一需要2个加法器,而方式二通过增加一个MUX,共享一个加法器,由于加法器耗用的资源比MUX更多,因此方式二更节省资源。所以在电路设计中,应尽可能使硬件代价高的功能模块资源共享,从而降低整个系统的成本。计算位数越多,耗用的资源差别越大。,资源共享(Resou
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- Verilog 设计 优化 课件

链接地址:https://www.desk33.com/p-750378.html