可编程逻辑设计实验手册范本.doc
《可编程逻辑设计实验手册范本.doc》由会员分享,可在线阅读,更多相关《可编程逻辑设计实验手册范本.doc(26页珍藏版)》请在课桌文档上搜索。
1、 . . . 可编程逻辑设计实验手册大学物理与信息工程学院电子信息工程系注意事项1、 本实验手册是为了配合EDA技术实用教程,作为本课程实验环节的补充指导而编制。2、 实验中涉及的Quartus软件的使用请参考EDA技术实用教程中有关章节。3、 手册中所有的虚线空白框,都留出来作为实验记录之用,每个实验完成后,应按照实验容的要求将实验结果记入框中。4、 每个实验后面都附有一道思考题,完成实验容后可以作为更进一步的练习。5、 每个实验中的硬件测试需要在实验箱上完成,引脚锁定请参考手册最后的实验箱引脚资源说明自行确定。6、 实验一实验七为必做部分,请自行合理安排时间完成;实验八为选做部分。7、 每
2、次实验后将手册相关部分完成实验结果记录、实验源代码.vhd文件或电路图一起,作为实验报告上交。8、 课程结束后请将所有报告按顺序加封面装订好上交,作为实验部分成绩计入总成绩。目 录实验一利用原理图输入法设计4位全加器1实验二简单组合电路的设计4实验三简单时序电路的设计7实验四异步清零和同步时钟使能的4位加法计数器9实验五七段数码显示译码器设计11实验六数控分频器的设计13实验七 4位十进制频率计的设计15实验八交通灯逻辑控制电路设计17附录 EDA实验箱部分资源引脚说明2123 / 26实验一 利用原理图输入法设计4位全加器一、实验目的:熟悉如何在Quartus集成环境下利用原理图输入设计简单
3、组合逻辑电路,掌握层次化的电路设计方法。二、实验原理:一个4位全加器可以由4个一位全加器构成,加法器间的进位可以串行方式实现,即将低位加法器的进位输出cout与相邻的高位加法器的进位输入信号cin相接。三、实验容:1.QuartusII软件的熟悉熟悉Quartus环境下原理图的设计方法和流程,可参考课本5.4节的容,重点掌握层次化的设计方法。2.设计1位全加器原理图设计的原理图如下所示3.利用层次化原理图方法设计4位全加器1生成新的空白原理图,作为4位全加器设计输入2利用已经生成的1位全加器作为电路单元,设计4位全加器的原理图,如下所示4、设计一个超前进位4位全加器以上设计的全加器是基于串行进
4、位的结构,高位的进位输入必须等待低位的运算结果,造成较长的延时。通过对进位位进行超前运算,可以缩短这部分的延时。在已有1位全加器的基础上设计一个具有超前进位结构的4位全加器,原理图如下所示5、完成设计流程1在QuartusII环境下对以上设计电路按照教材5.1节的流程进行编译,排除错误,生成最终配置文件。2对结果进行时序仿真,观察设计的正确性注意观察时序仿真波形中引入的延时,如有错误应改正电路,并重新执行整个流程,直到得到正确的仿真结果。四、思考题1、你在原理图设计中使用的是哪一个库里面的元件,是否还有其他库可用,有什么不同?请试着用另外一个库重复以上的设计容。2、试用QuartusII下的时
5、序分析器分析两种进位结构的4位全加器的时序,给出数据对比,说明两者之间的性能差异。实验二 简单组合电路的设计一、实验目的:熟悉Quartus境下以VHDL作为输入的设计全过程。学习简单组合电路的设计、多层次电路设计、仿真和实际硬件电路测试的方法。二、实验原理VHDL硬件描述语言是一种可以从多个层次上对数字逻辑电路进行建模的国际标准,本次实验是用VHDL设计一个简单的数字组合逻辑电路,并结合Quartus环境和实验电路进行硬件测试。三、实验容:1) 根据实验一中一位全加器的电路原理图,改用VHDL语言文本输入方法,设计一位全加器,要求采用结构化的描述方法。设计完成后,利用Quartus集成环境进
6、行时序分析、仿真,记录仿真波形和时序分析数据。module f_adder; output cout,sum; input ain,bin,cin; wire e,d,f ; h_adder inst; h_adder inst1.a, .so, .b, .co; or2a inst2.a, .b, .c;endmodule2) 用VHDL语言设计一个四选一数据选择器电路。要求先设计一个二选一数据选择器mux21,然后利用元件例化语句设计四选一数据选择器mux41,同样请给出时序分析数据和仿真结果。MUX21a:module MUX21a ; input a,b,s; output y;ass
7、ign y=;endmoduleMUX41a:module MUX41a;input s1,s0,a1,b1,a2,b2;output y1;wire k1,k2;MUX21au1;MUX21a u2;MUX21a u3;endmodule3硬件测试请在实验系统上测试四选一数据选择器。四、思考题如果不使用元件例化语句,而是直接设计四选一数据选择器mux41,应如何用VHDL进行描述?实验三 简单时序电路的设计一、实验目的:掌握Quartus环境下以VHDL作为输入的整个设计过程,学习简单时序电路的设计、仿真和硬件测试方法。二、实验原理时序逻辑电路是现代复杂数字电路的重要组成部分,往往占到整个设
8、计的90以上。触发器是时序电路的基本单元,本实验中将涉及到边沿触发和电平触发两种电路结构,其中边沿触发是实际电路实现的主要方式。三、实验容1) 设计一个上升沿触发的D触发器输入:D输出:Q触发时钟:CLK2) 设计同步/异步清零D触发器触发器有两种清零方式:同步当触发沿到来时,若清零信号有效,则实现清零;异步任何时候清零信号一旦有效,触发器马上清零,而不论触发沿是否到来。在以上设计的D触发器基础上,加入清零端rst,分别实现同步和异步清零方式。3) 设计一个高电平有效的锁存器输入:D输出:Q触发:E电平触发的锁存器与沿触发的触发器不同之处在于当触发端处于有效电平时,输出等于输出,随输入变化;触
9、发端无效时输出保持不变。4 在Quartus环境下对以上设计的模块进行编译,记录时序分析数据和仿真波形,并在实验电路上进行硬件测试。5) 请分析和比较1和3的仿真和实测结果,说明两者之间的异同点。四、思考题在本次实验中你使用的VHDL描述方式是和实验二中一样的结构化描述还是行为级描述?这两种方式描述的编译出来的仿真结果是否相同?实验四 异步清零和同步时钟使能的4位加法计数器一、实验目的:学习计数器的设计、仿真和实际硬件电路测试方法;进一步练习用VHDL语言设计数字逻辑电路。二、实验原理下面给出的是本试验中所要设计的计数器的结构框图,由4位带异步清零的加法计数器和一个4位锁存器组成。其中,rst
10、是异步清零信号,高电平有效;clk是计数时钟;ENA为计数器输出使能控制。当ENA为1时,加法计数器的计数值通过锁存器输出;当ENA为0时锁存器输出为高阻态。三、实验容1) 用VHDL语言完成上述计数器的行为级设计。可以采用分层描述的方式,分别设计计数器和输出锁存器模块,然后将两个模块组合成一个顶层模块。注意输出锁存器输出高阻时的描述的方式。2) 用Quartus对上述设计进行编译、综合、仿真,给出其所有信号的仿真波形和时序分析数据。3) 通过Quartus集成环境,将设计下载到实验电路上进行硬件测试。四、思考题如果需要设计带并行预置初始值的计数器,用VHDL应如何描述?实验五 七段数码显示译
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 可编程 逻辑设计 实验 手册 范本
链接地址:https://www.desk33.com/p-9776.html